导线时延

注意:本文摘录于网络,供参考之用,本人并未深入求证,所以文章可信度须经考量。

一、定义

  传播延时是信号从一个点传播到另一个点所需要的时间。

二、常见的PCB中导线时延

  PCB 板上每英寸的延时为 0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。通常高速逻辑器件的信号上升时间大约为0.2ns。 设Tr 为信号上升时间, Tpd 为信号线传播延时。如果Tr≥4Tpd,信号落在安全区域。如果2Tpd≥Tr≥4Tpd,信号落在不确定区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。

  PCB板每单位英寸走线带来的延时Tpd可按0.167ns估算,所以大约15.2cm带来1ns延时。水母精华区也有“30cm带来2ns时延”的说法。

摘自:PCB中布线的传播延时公式

原文地址:https://www.cnblogs.com/amanlikethis/p/4314212.html