自适应阵列信号校正实现思路

作者:桂。

时间:2018-05-03  21:37:41

链接:http://www.cnblogs.com/xingshansi/p/8987679.html 


前言

本文简要记录阵列信号分析的基本思路,理论细节此处不提。

一、数据同步

  数据同步的基本思路:

  • 测量最大时延,以确定最小步进;
  • 最小步进无模糊,最大步进保精度,multi-frequency模式
  • AD整数点延迟

该处细节参考:xxx理论拆解02:数据同步,以及印象笔记:0008/ 024-同步原理。

二、阵列信号校正

  细节不便提出,仅记录几个要点。

  • 要点1:幅相误差的影响

对于窄带模型,此处可证明:校正可利用矩阵分解、矩阵求逆的思路进行。

  • 要点2:阵列信号的硬件拆解

对于具有对称特性的阵列信号,可借鉴:Jacobi并行拆解【补充】。若采用定点架构,可以仅取上三角为有效数据。

  • 要点3:小数采样延迟的补偿

在同步操作之后,可记录下:不同通道的小数延迟,并通过该数据形成相位补偿。另外由于采用码表切换,微波通道/信号通道 到达AD采样板的小数延迟一致(此处为前人经验,待进一步试验验证,自己想到的验证思路大致描述一下:通过DSP控微波,分别在自检、工作,FPGA录取信号,导出用MATLAB分析时延误差,其中工作可在天线后端接入功分的信号源信号,另外为了保证精度,可采用多个频率的连续波进行验证。因此小数延迟的相位补偿,可以在要点1中直接处理,一举两得。

原文地址:https://www.cnblogs.com/xingshansi/p/8987679.html