cameralink---格式 概要清晰理解

         DS90CR288 和DS90CR286共同组成LVDS收发对,

LVDS:

  4对数据+1对时钟

TTL:

  时钟线1:clk

  并行总线共27根:

    同步线2:一根场同步,一根行同步

    空闲:  1

    数据线24:

        标准:1X * 1Y ---8位或者12位bayer数据(1*8=8根,空16根,,,或1*12=12根,空12根)

        标准:1X * 2Y ---两个--8位或者12位bayer数据(2*8=16根,空8根,,,,2*12=24根,空0根)一个时钟两个   第一行像素点的第一第二个  

         标准:2X * 1Y ---两个--8位或者12位bayer数据(2*8=16根,空8根,,,,2*12=24根,空0根)一个时钟两个 第一行和最后一行的第一个像素点 

        其他:RGB888---3*8=24根,空0根 

原文地址:https://www.cnblogs.com/TFH-FPGA/p/3178108.html