COM和TTL电平的判决阈值-上下限

1、TTL电平的判决阈值-上下限

1.1 电平标准

TTL:Transistor-Transistor Logic 三极管结构。

Vcc:5VVOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。

因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。

LVTTL又分3.3V、2.5V以及更低电压的LVTTL(Low Voltage TTL)。

3.3V LVTTL: Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。

2.5V LVTTL: Vcc:2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。

1.2 注意事项

TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻; TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。

2、CMOS电平

2.1 1.1 电平标准

CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS。
Vcc:5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。
相对TTL有了更大的噪声容限输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。
3.3V LVCMOS:Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。(VIH是指输入门为高电平的电压值, VIL是指输出门为低电平的电压值)
2.5V LVCMOS:Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。

2、什么是TTL电平,什么是CMOS电平,他们的区别

(一)TTL高电平3.6~5V,低电平0V~2.4V  CMOS电平Vcc可达到12V 
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为 
0.1Vcc。 
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。 
TTL电路不使用的输入端悬空为高电平 
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。 
用TTL电平他们就可以兼容
(二)TTL电平是5V,CMOS电平一般是12V。 
因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V。 
5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。
(三)TTL电平标准 
输出 L: <0.8V ; H:>2.4V。 
输入 L: <1.2V ; H:>2.0V 
TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。 

CMOS电平: 
输出 L: <0.1*Vcc ; H:>0.9*Vcc。 
输入 L: <0.3*Vcc ; H:>0.7*Vcc.

本文的参考文献:https://baike.baidu.com/item/LVTTL%E6%A0%87%E5%87%86?fr=aladdin

https://blog.csdn.net/dayou1024/article/details/90243263

本文版权归作者和博客园共有,欢迎转载,但未经作者同意必须在文章页面给出原文连接,否则保留追究法律责任的权利。
原文地址:https://www.cnblogs.com/zhiqiang_zhang/p/12524239.html