[笔记]CycloneIV Configuration

一、Configuration Schemes

  

  PS:如果只用到AS模式,则3.3V可以,如果JTAG和AS模式共用,由于Jtag模式优先,所以必须接2.5V(VCCA=2.5V),Jtag和AS才可以均正常工作;

二、Configuration Schematic

  

三、Pin Description

  MSEL[2:0]:用于选择配置模式。FPGA有多种配置模式,比如主动,被动,快速,正常,串行,并行等,可以以此管教进行配置;

  DATA0:FPGA串行数据输入,连接至配置器件的串行数据输出管脚;

  DCLK:FPGA串行时钟输出,连接至配置器件的nCS管脚;

  nCSO(I/O):FPGA片选信号输出,连接至配置器件的nCS管脚;

  ASDO(I/O):FPGA串行数据输出,连接至配置器件的ASDI管脚;

  nCEO:下载器件使能输出。在一条下载链(Chain)中,当第一个器件配置完成后,此信号将使能下一个器件开始进行配置,下载链最后一个器件的nCEO应悬空;

  nCE:下载链器件使能输入,连接至上一个器件的nCEO,下载链第一个器件的nCE接地;

  nConfig:用户模式配置起始信号;

  nStatus:配置状态信号;

  CONF_DONE:配置结束信号;

  

原文地址:https://www.cnblogs.com/spartan/p/2174754.html