为什么有些信号线串接33R小电阻?

本人只是刚入坑的硬件助理,一名小白,很多都知识不懂,以下信息多数来自网络,可能不准确,恳请批评指正!

 

正文:

参考资料:http://blog.csdn.net/xiangyuqxq/article/details/7271969;http://blog.csdn.net/tietao/article/details/46764033;

问题1:为什么有些信号线串接33R小电阻?

解:网上查找了许多资料,个人认为最主要作用就是:高速电路下,起阻抗匹配作用;至于其他什么产生过冲、振铃等现象,我觉得都是匹配不当引起的。

 

问题2:怎么才算高速电路?

解:在王剑宇《高速电路设计实践》书上,区分高速、低速信号步骤:

   1)获得信号的有效频率Fknee和走线长度L;

   2)利用Fknee计算出信号的有效波长λknee;

   3)如果L>1/6*λknee,那么就是高速信号;

提出这点主要是说明“高频≠高速信号”的观点。根据网上搜集到资料(不一定正确,欢迎指正!),信号速率在Gbps级别、时钟信号线、TF卡认为是高速信号。我觉得这里最妥当就是查看设计手册,例如RK3399对eMMC的设计有如下建议:

 

问题3:串接在源端还是终端,电阻取多大?

解:1)一般串接在源端。但是,遇到类似TF卡。CPU读取时,TF卡作源端;CPU写入时,TF卡作终端;那么数据线就靠近TF卡放置小电阻,时钟线靠近CPU放置电阻。具体情况还是参考设计手册。

  2)电阻取值,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL电路输出电阻大概为13欧姆左右,在源端串一个33欧姆,13+33=46大致和50相当,这样就可以抑制从终端反射回来的信号,防止再次反射。

 

以上信息未必可信,欢迎各位批评指正!


 

原文地址:https://www.cnblogs.com/ruihuagogogo/p/6564764.html