CPU对存储器的读写(二、数据总线、控制总线)

二、数据总线

CPU与内存或其他器件的数据传输是通过数据总线来进行的,CPU数据总线的针脚数决定了一次可传输的位数,因为数据总线连接方式为并口所以8根针脚那么一次可传输8位既1个字节,16根针脚那么CPU是通过16跟导线跟内存相连,可一次性传输16位数既2个字节,如果8位数据总线传输16位数据只能通过发送2次来完成,而16位总线发送一次即可,速度上16位总线传输是8位总线的1倍,比如CPU发送89D8到内存8位和16位总线的发送方式如图所示:

三、控制总线

控制总线也是通过CPU针脚的数量来决定控制命令的多少,越多意味着可以使用的命令越多,其中控制总线有根导线负责对外发送信号称为“读信号输出”,由读信号输出负责CPU向外发送读信号,另一根为“写信号输出”负责控制传送写信号。

原文地址:https://www.cnblogs.com/lilongjiang/p/2078848.html