静态时序分析(STA)

静态时序分析(STA)

一、时钟

时钟抖动(jitter):时钟发生器的内部因素所导致的,主要指时钟频率的不确定度

时钟偏移(skew):时钟走线延时造成的,主要指相位的不确定度

二、延时

寄存器延时:数据从被打入寄存器时刻到寄存器输出产生相应的变化所消耗的时间,主要指寄存器工作所花费的时间

逻辑延时:这是指组合逻辑电路工作所花费的时间,即逻辑电路的输入变化到输出变化所消耗的时间

走线延时:不解释

三、问题

建立时间:

保持时间:

总所周知,寄存器在触发边缘来临时,它会将输入端的数据保存下来。但是,能够成功保存需要满足一定的要求,即在边缘来临前一段时间内,输入端的数据必须保持不变,这段时间就是建立时间;边缘来临后,数据还必须保持一段时间,否则寄存器也不能成功保存,这段时间就是保持时间。

 参考博文:http://blog.csdn.net/da895/article/details/6998460

原文地址:https://www.cnblogs.com/farbeyond/p/5203013.html