基于NIOS II的液晶显示设计——硬件

一、在SOPC builder里面依次添加如下组件:

1、PLL 输入时钟50MHz,输出时钟C1:50MHz,相位0度,更名为sys_clk   C2:50MHz,相位-72度,更为DRAM_CLK,给SDRAM使用

2、SDRAM 客户类型,数据位16bits

3、timer Period:1 s,Preset:Full_featured 做时钟显示用的

4、key 为PIO 4bit input,下降沿中断,提供调节时钟

5、switch为PIO 2bit input无中断类型,提供调节时钟

二、Quartus II工程

原文地址:https://www.cnblogs.com/Neddy/p/2026784.html